РП/ВВ
СПРАВОЧНЫЙ
МАТЕРИАЛ
• 1 1 1 1
ства, входящего в тесто-
вый набор, определяется:
- BM #N — максималь-
ное число устройств типа
N, поместившихся в тести-
руемый кристалл;
-Fint N (Fext N) — внут-
ренняя (внешняя) частота
устойчивой работы СБИС
PLD при полном заполне-
нии кристалла.
Кроме того, фирма PREP
предоставляет и интег-
ральную оценку емкости
(Average Benchmark Capa-
city — АВС) и производи-
тельности (Average Ben-
chmark
Speed
ABS)
СБИС для всего тестово-
го набора:
АВС = (ВМ#1 + ВМ#2
+ .
..+ ВМ #9)/9;
ABS = (Fint 1 + Fext 1
+
Fint 2 + Fext 2 +.
.. + Fint
9 + Fext 9)/18.
Выборочные результаты
PREP тестов версии 3 от
12.02.95
для PDL микрос-
хем фирм Actel, Altera и
Xilinx при оптимизации
емкости и при оптимиза-
ции по быстродействию
приведены в таблицах.
При выборе микросхе-
мы PDL, кроме цены, воз-
можности перепрограмми-
рования, реконфигуриро-
вания непосредственно на
плате, сохранения секрет-
ности проекта, полезно
ориентироваться на рис.1,
где в координатах “Логи-
ческая емкость (АВС) —
Среднее быстродействие
(ABS)” показано положе-
ние основных микросхем
PLD фирм Actel, Altera,
Xilinx.
Н еобходимо отметить,
что представленные дан-
ные не отражают семейст-
ва
СБИС,
которые
на
12.02.95
не прошли тести-
рование в фирме PREP.
За боже полной и деталь-
ной информацией по тес-
там PREP можно обра-
щаться е центр ИНФА ТЕК
СПбГТУ по адресу: СПб.,
Политехническая,
21,
тел.247-47-69; или к офици-
альному
дистрибьютеру
ф.Альтера в Санкт-Петер-
бурге
ООО “ЭФО” по
тел.247-89-00, 247-81-58,
тел./факс 247-53-40.
Литература
1.
С.Ш ипулип, В.Хра-
пов. ПЛИС — новая эле-
ментная база//Радиолюби-
тель. — 1995.— N 9.—
С.43-44.
с .ш в е д о в ,
Б Ы С Т Р О Д Е Й С Т В У Ю Щ И Е
К М О П
м .С Е М А Ш К О ,
^
г.М инск,тел.(0172) 78-31-98.
Л О Г И Ч Е С К И Е
И Н Т Е Г Р А Л Ь Н Ы Е
М И К Р О С Х Е М Ы
С Е Р И Й
К Р 1 5 5 4 ,
К Р 1 5 9 4
(Продолжение. Начало в NN8-11/95, 1/96))
С
КР1554ИЕ18.
Аналог — 74АС163 фирмы Natio-
nal, USA.
Микросхема КР1554ИЕ18 — это
четырехразрядпый двоичный син-
хронный счетчик. Счетчик запуска-
ется положительным перепадом
(фронтом) тактового импульса на
входе С. Сброс всех триггеров счет-
чика в нулевое состояние осуществля-
ется по общему входу R одновремен-
но с фронтом импульса на входе С.
Режим параллельной загрузки инфор-
мации устанавливается подачей на-
пряжения низкого уровня на вход
С[
00 [
01 [
02 [
0 3 1
ЕСТ [
0V,
1
16
2
15
3
14
4
13
5
12
6
11
7
10
8
9
j CR
] ООО
j 001
j 002
j D03
jECR
разрешения параллельной загрузки
РЕ, при этом предварительно уста-
новленная на входах И0.
..ИЗ инфор-
мация по фронту импульса на входе
С записывается в триггеры счетчика.
Для синхронного каскадирования
микросхема КР1554ИЕ18 имеет вход
разрешения счета ЕСТ, вход разре-
шения переноса ЕСР и выход пере-
носа CR. Счетчик считает тактовые
импульсы, если па входы ЕСТ и ЕСВ
подано напряжение высокого уров-
ня. Вход ECR последующего счетчи-
ка соединяется со входом CR пред-
ыдущего счетчика. Состояния счет-
чика представлены в таблице истин-
ности.
ТАБЛИЦА ИСТИННОСТИ
ТАБЛИЦА НАЗНАЧЕНИЯ
ВЫВОДОВ
1
R
Вход установки в
2
С
состояние “ логический 0”
Вы ход тактовый
3
D 0
Вход данных
4
D1
Вход данных
5
D 2
Вход данных
6
D3
Вход данных
7
Е С Т
Вхо д разрешения счета
8
0V
Общий вывод
9
Р Е
Вход разрешения
10
E C R
параллельной загрузки
Вход разрешения
11
D03
переноса
Вы ход данных
12
D02
Вы ход данных
1 3
D01
Вы ход данных
14
D00
Вы ход данных
15
C R
Вы ход переноса
16
и сс
Напряжение переноса
Входы
Выходы
Режим
R
с
ЕСТ ECR РЕ
DN
DON
CR
L
J
X
X
X
X
0
0
Установка и сосюяние
логический 0"
Н
I
X
X
0
0
0
0
Запись данных
Н
I
X
X
0
1
1
1
н
I
н
н
н
X
СчСі
1
Счет
н
X
0
X
н
X
DN
H
Хранение
н
X
X
0
н
X
DN
H
ЕСТ
ECR
41
Радиолюбитель 2/96
предыдущая страница 42 Радиолюбитель 1996-02 читать онлайн следующая страница 44 Радиолюбитель 1996-02 читать онлайн Домой Выключить/включить текст