^
АУДИОТЕХНИКА
I
1-RKÇ
.
14*LK
SDATA
&Î5YNC
Рис. 1.
Структурная схема VS 1001k
а попадают сразу на вход блока конт-
роля громкости. Б том случае, когда раз
работник использует собственную про
грамму, то этот регистр должен быть
равен адресу начала программы.
Буфер FIFO предназначен для того,
чтобы своевременно выдавать данные
на ЦАП с частотой, равной частоте дис-
крет изации
Интерфейс SCI
SCI
последовательный двусторонний
интерфейс, обмен информации осуще-
ствляется 16 битными словами Каж
дый сеанс чтения-записи позволяет об
ратиться только к одному из регистров
микросхемы:
I Код чгений'записи^ Адрес регистра 1
Чте^ю/заимсьзначенин^
Рис. 2.
Корпуса SOIC 28 и BGA-49 микросхемы VS1001k
I
Fla рис. 4а изображены диаграммы
уровней сигналов на выводах SCI ин
терфейса при чтении и записи соответ-
ственно Операции чтения и записи
определяются 8-битным кодом, за ко-
торым следует адрес регистра и, если
мы говорим о чтении, то на выводе SO
снимаем с побитовой синхронизацией
SCK значение данного регистра При
а)
SM DAC = 1
SCI reg I ID A 10/1
16-bit
receive
SOI
SM BASS = 0
A1ADDR = 0
Bitstream
МР1/2/3
У-Їш.
Bass/treble
'
User
k .
Volume
Audio
S rate.conv.
rit О
decoding
enhancer
application
control
HFO
and DAC
16384 b its
SM_BASS = 1
A1ADDR1= 0
VOL
Рис.З.
Основные этапы обработки звука
512 stereo
samples
XCS
f
0
1
2
3
4
5
6
7
8
9
10 11
12 13 14
15
16
17
ЗО 31
“ _ г ш ш і і ш і п і т г і л п л і і п л л
____
г ін
si
~ )
°
°
°
°
° /~<
^
У /У )(У /У )У )У У У ^ )і
don,tcare
so
instruction (READ)
address
high impedance
data out
® ®
c d
© @ e > -
6)
xcs
r
0
1
2
3
4
5
6
7
8
9
10
11
12
13 14
15
16
17
29 30 31
«
___
п л ш т ш и и т ш и т л л л л
____
г ш л _
s,
R o c o c o ./А
instruction (WRITE)
address
data in
Рис. 4.
Временные диаграммы чтения а) и записи б)
Радиолюбитель - 0 1 /2 0 0 6 I
I
7
I
предыдущая страница 8 Радиолюбитель 2005-01 читать онлайн следующая страница 10 Радиолюбитель 2005-01 читать онлайн Домой Выключить/включить текст