i
МОДЕРНИЗАЦИЯ
\
Подсчитаем количе( тво импульсов, поступивших за это
время на
вхоа.
счетчика Об:
х = 9 И =99.
Не забудем, что в счетчике 09 на этот момент осталось
число
у = 583 - 9 = 574,
значит, для его обнуления на входе
Об
нужно еще
г -
574
10= 5740
импульсов,
и
общее их
количество за цикл
к
=
х
ч
г =
99
+
5740
=
5839.
В момент обнуления Д9 короткий положительный импульс
с вывода 23 снова записывает код и цикл повторяется.
Суммарная задержка сигнала управления коэффици-
ентом пересчета микросхемы Об в данной схеме ограничи-
вает максимальную входную частоту не более 30 МГц.
Это с учетом запаса на задержку в микросхеме 193ИЕЗ,
равного 8 периодам входной частоты.
..
За счет предварительного делителя на 03 частота уве-
личивается в 10 раз, но и во столько же увеличивается шаг
сетки на выходе синтезатора.
После не совсем короткого вступления (надеюсь, кому-
то оно все-таки принесет какую-то пользу) перехожу к самой
идее более мелкого шага сетки, чем в вышеизложенном.
В свое время, покопавшись в доступной литературе, я с
чувством глубокого удовлетворения выяснил, что для этого
используются прескаперы со значениями
Р
=
40/44,63/64, 64/65,100/101,128/129,131/132
и т.Д.
и т.п.
Но, к сожалению, это еыли только упоминания и ника-
кой достоверной информации.
..
Решил остановиться на варианте
Р
=
<00/101
и попы-
таться его проработать. После ряда экспериментов и моз-
говых потугов родилась схема в двух вариантах:
Р = 100/101 и Р = 160/161.
Преимущество первого заключается в
прямом отсчете
частоты с задатчика кода, при использовании опорной час-
тоты, кратной 1 (100 Гц, 1 кГц ), т.е.
1вых.
=
К.Д. ДПКД
1
(0,1
), кодирование при этом идет в двоично-десятичном виде.
Во втором шифратс р кода уже двоичный, требуется де-
шифратор для индикации, зато несколько выше максимг ль-
ная частота.
Блок-схемы обеих вариантов одинаковы, различия со-
стоят лишь в типах управляющих и поглощающих счетчи-
ков. Соответственно в перво!
1
управляющим счетчиком
является делитель на
10
(конкретно КР1533ИЕ9), во вто-
ром-дел тта ,ь на
1
6 (КР1 ьЗЗИЕ10), или их импортные ана-
логи (74Аи3160 и 74А1_81бЗ). Возможно, конечно, приме-
нение других счетчиков с аналогичным алгоритмом работы
и временными параметрами.
Не возбраняется использование быстрой КМОП-логики:
1554,1594ИТ.Д.
Данный вариант отработан практически и вполне мо-
жет удовлетворить в работе на частотах до 300 МГц при
данной базе.
Соответственно поглощающие счетчики должны иметь
К.Д.:
в первом случае -
0
-
99,
во втором -
0
-
159,
и реали-
зованы: на С04029 - 2
ШТ.
или (С04029 + К561ИЕ11).
Здесь нет принципиальной разницы, какое сочетание
микросхем использовать, так как в цикле счетчики загру-
жаются однократно, работают на вычитание и после обну-
ления
СаМОбЛиКИруЮТСЯ.
48 |----------------------------------------------------------------------
Необходимо отметить, что выбор десятичных импорт-
ных счетчиков для младшей декады не случаен, ибо отече-
ственные (период СССР) К561ИЕ14 имеют задержку пере-
носа (вывод 7) в два и более раза больше, чем у импортных
и у К561ИЕ11 ! Может, сейчас научились делать? Конечно,
я не проверял всех производителей, каких заводов были
микросхемы - не помню, дело было относительно давно.
..
Для правильной работы
п.с.
также требуется выполнить
следующие условия:
1. Младшим (первым) в этой группе должен быть деся-
тичный счетчик (для варианта 2).
2. Максимальное загружаемое число для старшего счет-
чика в первом случае - = 9, во втором случае - = 15, для
младшего в любом случае - = 9.
На
рис. 1
изображена функциональная схема прин-
ципа получения переменного коэффициента деления
(ПКД) = 100/101 в прескалере.
На
рис. 2
(см. 3-ю стр. обложки)
приведены временные
диаграммы, поясняющие его работу. Диаграммы выполне-
ны в упрощенном виде, без учета временных задержек.
Счетчик DD3 на
рис. 1
выше в тексте я условно назвал
управляющим, т.к. именно он в конечном итоге определяет
режим раОоты прескалера.
(Да простят меня инженеры от науки за все неправиль-
ные термины и определения в тексте, т.к. я просто радио-
любитель, и выражаюсь “от себя”.
..)
Из диаграммы
(рис. 2)
видно, что при единичном уров-
не на входе С, с началом 1-го (И) и до конца 9-го (t9) пе-
риода (зеленый цвет) сигнала А, логическая единица на
выходе D определяет коэффициент пересчета DD1 рав-
ный 10, а с начала 10-го периода сигнала А логический
нуль на выходе D переводит счетчик DD1 в режим деле-
ния на 11, и длительность 10-го периода сигнала А равна
11 -ти периодам входного сигнала fin (выделено другим
цветом).
Здесь наглядно представлено, что, при наличии логи-
ческой единицы на входе С, п эподы выходных сигналов В
и Е на видимом участке диаграммы равны сумме девяти
зеленых секторов и одного бежевого из сигнала А, т.е.
Т(В) = T (Е) = 9 ■
10 (t in) +11 (t in) = 101 (t in).
(8)
Далее во времени, (до конца цикла) пока на входе С
присутствует логический нуль, все последующие импульсы
в пакете сигнала А с индексом t10 (И О'. И 0", t1 On.
..) не от-
личаются по длительности от остальных (все зеленые), и
периоды выходных сигналов В и Е будут равны:
Т(В)' = T (Е)’ = 9 • 10 (t in) + 10 (t in) = 100 (t in).
(9)
DD4 193ИЕЗ
DD5 КР1533ИЕ9
Рис. 1
| Родиалюбитель - 03/2005
предыдущая страница 49 Радиолюбитель 2005-03 читать онлайн следующая страница 51 Радиолюбитель 2005-03 читать онлайн Домой Выключить/включить текст