і
РАДИОСВЯЗЬ
і
Сергей Столяров 4Z5KY
г. Хайфа
E-mail:
•*51 Окончание. Начало в №9/2006
AN7
R1
VCO
1
ь .
^
£ "
1
" р ода
12
*
3_
3,3 шГн
1
С2 22
II
С5в,2пФ
С7 2,2 пФ
_____ II____
_
_____IL
~!Lu
" 4 J
0,33 икГн
0,33
ш Г
м
0,33 шГи
=
С1
s
120
n
=
С4
=
220
=
Сб
=
220
X
,4,5
DA1
ADE-1 (SBL-1)
: СВ
120
A M /S S B п р и е м н и к
С23 0.1
О
С13
Н Н
0,01
ь ®
-CU-
to
R4
430
С17 0.33
V
Ц5
С16
С1В1
27
27
"
\б1,925МГц\
C2 1
R15
,
чн=>-
U
<0
10
О” “ 'О " ’7'
М
4
8F965
Ф
С25
1
II
1R21
I too
L
II
0,1
С2В —
М
Ї
ЯЇІ6
П і
27/f
Н.
R18
П«20
47«
tO
C14 0,1
R6
О
220
R9
- C D
220
Ic
Л і
C19
1,1
CZ6_
to"
tr
С2Г
C10’
Рис.
3. Принципиальная схема приемника
Принципиальная схема синтезатора
Принципиальная схема синтезатора приведена на
рис. 4.
Синтезатор собран по схеме однопетлевого PLL
синтезатора с минимальным шагом перестройки 100 Гц,
где в качестве опорного генератора используется DDS
синтезатор AD9835 (один из самых дешевых). ГУН со-
бран на транзисторе VT1 и перестраивается с помо-
щью варикапов в диапазоне 62,025.
..91,925 МГц. На
VT3 собран буферный усилитель, с выхода которого
сигнал ГУНа поступает на эмиттерные повторители VT4
и VT5. Сигнал с выхода VT4 подается на смеситель при-
емника, а с VT5 - на делитель частоты на
1 0 0
, собран-
ный на DD1, DD
2
, DD3 (который может быть реализо-
ван на любых имеющихся в наличии цифровых микро-
схемах - только есть
2
условия:
1
- частота счета
> 1 0 0
МГц, 2 - общий коэффициент деления равен 100). Да-
лее сигнал частотой 620250 - 919250 Гц поступает на
один из входов частотно - фазового детектора DD4,
DA3, с выхода которого сигнал рассогласования пода-
ется на варикапы ГУНа, замыкая петлю ФАПЧ. На вто-
рой вход частотно - фазового детектора, через ФНЧ
L3, L4, С11, С14, С19 и усилитель на VT2, поступает
опорный сигнал частотой 620250.
..919250 Гц от DDS
синтезатора. Изменение частоты DDS на 1 Гц приво-
дит к перестройке ГУНа на
10 0
Гц.
Схема частотно - фазового детектора заимствова-
на из [
1
].
Для работы DDS необходим интегральный кварце-
вый генератор на частоту 50 МГц Y1.
Сигналы управления DDS поступают по трем про-
водам с платы управления
Принципиальная схема блока управления
Принципиальная схема блока управления приведена
на
рис. 5.
В блоке управления применены самые популярные
РІС16F84A и 2-х строчный LCD HD44780. Схема очень
проста и практически не требует пояснений.
Валкодер применен механический (от неисправного
монитора) с “трещеткой“ - фиксатором и встроенной
кнопкой, что очень удобно при пользовании приемником:
40 |
| Радиолюбитель - 10/2006
предыдущая страница 40 Радиолюбитель 2006-10 читать онлайн следующая страница 42 Радиолюбитель 2006-10 читать онлайн Домой Выключить/включить текст