ЭЛЕКТРОННЫЕ КОМПОНЕНТЫ
Геннадий штрапенин | А нал ого-циф ровы е преоб разов ател и
г. Екатеринбург
т г
1
г
о б щ его прим енения
&
Окончание.
Начало в N94/2007
I
I фирмы N a t io n a l S e m ic o n d u c to r
Заслуживает внимания семейство 10-и
разрядных одно/двух/четырех каналь-
ных АЦП с типовым временем преобра-
зования 600 нс, параллельным интер-
фейсом и устройством выборки-хране-
ния ADC10461/2/4, являющееся усовер-
шенствованным вариантом популярной
серии ADC10061/2/4. Преобразователи
используют двухступенчатую архитекту-
ру (6р + 4р) и обеспечивают весьма вы-
сокие параметры по искажениям и шу-
мам: THD=-60 дБ и SNR=58 дБ. В мик-
росхемах ADC10462/4 имеется режим
“скоростного” преобразования, включа-
емый присоединением к выводу Speed
Ad] внешнего резистора, при этом вре-
мя преобразования снижается до 350 йс
при незначительном снижении точнос-
ти. Упрощенная структурная схема АЦП
ADC10461/2/4 приведена на рис. 2.
Преобразователи A D C10462 и
ADC10464 содержат соответственно
двух и четырехканальные входные муль-
типлексоры, управляемые логическими
уровнями на контактах S0 и S1. Для ра-
боты АЦП требуется внешний ИОН с на-
пряжением от 0 до напряжения питания
(+5 В), которое в типовой схеме вклю-
чения подается на соединенные вмес-
те выводы DV^ и AV^. Для устойчивой
работы преобразователя положитель-
ные выводы питания и опорного напря-
жения рекомендуется соединять с об-
щим проводом, к которому подключены
выводы GND, AGND и DGND через па-
раллельно соединенные электролити-
ческие и керамические конденсаторы
емкостью 10 мкФ и 0,1 мкФ
соответственно.
А0СМ+-
АЭСШ-
АЦП А0С10461/2/4 ВЫ-
миХ0иТ+■
пускаются
в
корпусах
михоит- ■
ЭО1С20/24/28 и могут бьпъ
использованы в различных
устройствах обработки сиг-
налов.
Рассмотрение АЦП с па-
раллельным интерфейсом
завершим микросхемой АОС12048 -
12-и разрядным со знаком 8-и каналь-
ным АЦП с устройством выборки-хра-
нения с типовым временем преобразо-
вания 3,6 мкс. АОС12048 управляется
6-бит
параллельный
АЦП (6 старших
разрядов)
6-бит. ЦАП
4-бит
параллельный
АЦП (4 младших
разряда)
' Г
Выходной
буферный
регистр
с 3-мя
состояниями
SPEED
ADJ'
СИО*
АСИО"
ОЭМО"
* ДЛЯ А0С10461
** для АОС10462 и АСЮ10464
*** для А0С10464
собственным микроконтроллером, обес-
печивающим программное управление
режимами его работы, в частности, про-
граммируемая 8/13 бит разрядность
шины передачи данных позволяет срав-
нительно несложно организовать совме-
стную работу АЦП с большинством по-
пулярных микроконтроллеров и микро-
процессоров различных семейств. Пре-
дусмотрены также программная уста-
новка времени сбора данных и преоб-
разования, циклы автокалибровки и де-
журный режим с пониженным энерго-
потреблением. Структурная схема АЦП
АОС12048 приведена на рис. 3.
Управляющая логика
м:т
CS
RD
S/H
SO”
S1*”
• DB9
• DB8
• DB7
•DB6
• DB5
-DB4
-DB3
►DB2
" DB1
’•DB0
►INT
Рис. 2. Упрощенная структурная
схема АЦП ADC10461/2/4
Режимы работы преобразователя
определяются состоянием 13-и разряд-
ного конфигурационного регистра. Для
работы микросхемы необходима пода-
ча на вывод CLK тактового сигнала с ча-
стотой от 0,05 до 12 МГц и опорное на-
пряжение VREF+ - VREF величиной от 1 В
до VA+ (+5 В). АЦП ADC12048 выпуска-
ются в 44-выводных корпусах PLCC и
PQFP.
АЦП National Semiconductor после-
дних выпусков имеют, как правило, пос-
ледовательный интерфейс. Рассмотрим
семейство 7-8 канальных 12-и разряд-
ных АЦП ADC78H89/90. Выполненные в
13-бит.
конфигурационный
регистр
DGND
V0.
Рис. 3. Структурная схема АЦП ADC12048
- » Кб?
■STDBY
• SYNC
WM0DE
■CLK
64
U Радиолюбитель - 0 5 /2 0 0 7
предыдущая страница 64 Радиолюбитель 2007-05 читать онлайн следующая страница 66 Радиолюбитель 2007-05 читать онлайн Домой Выключить/включить текст